cadence在倒入網表時有警告和錯誤

2021-03-27 08:59:29 字數 2834 閱讀 7359

1樓:牛和牛奶

#1 warning(spmhni-192): device/symbol check warning detected.

warning(spmhni-194): symbol 'p_1x2' for device 'bott1_p_1x2_rts' not found in p**path or must be "dbdoctor"ed.

這種型別的錯誤,你要1.確認元件的封裝名是否和庫的封裝名完全一樣。2.確認下封裝檔案包括 .dra .p** .pad 這3個。

#4 warning(spmhni-192): device/symbol check warning detected.

error(spmhni-196): symbol 'sw_4' for device 'sw pushbutton_sw_4_sw pushbutto' has extra pin '3'.

error(spmhni-196): symbol 'sw_4' for device 'sw pushbutton_sw_4_sw pushbutto' has extra pin '4'.

這類錯誤是因為你的原理圖中的器件管腳數和封裝管腳數不一樣。必須保證原理圖中器件的管腳數對應封裝的管腳數。比如你用一個按鍵,只用了2個引腳,原理圖中也是兩個引腳。

但實際封裝是四個引腳,那麼你就要改你原理圖中的按腳為四個引腳。

cadence匯入網表時出現錯誤提示如下: 怎麼解決

2樓:匿名使用者

你好,你和我遇到的問題一樣,你這是軟體版本低的問題,我之前也是遇見這問題,庫路徑,環境變數都設定好還是不行。解決方法:1.

打補丁,網上有教程網頁連結。2.安裝高版本軟體。

希望能夠幫助你。希望採納我的答案。

你好,我想問一下,為什麼我在cadence匯入網表時出現這樣的錯誤,請問要如何解決呢?

3樓:懶人魚

從這份錯誤報告來看,有兩個錯誤:

1、有器件沒有對應的pcb封裝,這要檢視你的庫連結是否正確,pcb封裝名是否填對,如果沒有pcb封裝,需要做庫。

你可以用文字編輯器開啟env檔案(路徑在你home環境變數下的pcbenv資料夾下),檢查以下這幾行設定是否正確。

set padpath = d:\lib\pad ;;注:這指的是設定你的焊盤庫路徑

set p**path = d:\lib\p** ;;注:這指的是設定你的p**庫路徑

set devpath = d:\lib\dev ;;注:這指的是設定你的dev庫路徑

2、排除第一個錯誤後,再檢查下你的原理圖,管腳名是否有allegro不識別的非法字元,value有沒有allegro不識別的非法字元,如果是導第一方網表,可檢視log檔案:***list.log來定位是那個器件導網表有問題。

這是導網表常出現的錯誤,需望能幫到你!

4樓:匿名使用者

我之前也遇見這個問題了,搞了好長時間才解決。如果庫路徑和環境變數都弄好了的話,是你的軟體版本低了。你可以打補丁或者安裝更高的版本,問題就解決了。

打補丁的話,網上有教程。實測有效。

5樓:匿名使用者

首先我想問你,你配置好元件庫了嗎?在allegro裡面setup裡面設定好路徑,然後倒入capture生成的logic。我記得自己寫過一篇部落格,本想連結給你,找不到了,你度娘哈方法很多的。

6樓:青青河邊草

就是庫沒設定好啦,你吧庫的路徑設定好了就可以了

在cadence中匯入網路表時,出現如下錯誤: 10

7樓:波心蕩

今天我的allegro匯入網表也出現了這個問題,鬱悶了好久,剛剛搞定了,解決辦法發表在我的空間

8樓:匿名使用者

檢查一下,有元件的封裝沒有新增至pcb庫中。

9樓:匿名使用者

你好,你這是軟體版本低的問題,我之前也是遇見這問題,庫路徑,環境變數都設定好還是不行。解決方法:1.

打補丁,網上有教程。2.安裝高版本軟體。

希望能夠幫助你。希望採納我的答案。

在cadence的pcb editor中匯入網表時出現如下問題,高手哥或姐幫忙解答一下吧!

10樓:

如你所說的哦,確實有非法的字元 ,看你的design name :「測試版副」,在設計中不能有中文出現否則會報錯執行下去的。

cadence pcb editor 匯入網表錯誤。

11樓:燁秋煜第二季

兩個疑問:(1)匯入網表的路徑是否正確?(2)padpath和p**path所指向的路徑是否更改到當前項回目目錄下?

嘗試的解決答

方法:(1)在cadence裡選中左邊的專案裡的.obj檔案,右擊->edit object properties,檢視是否所有的元件都新增了正確的封裝資訊,.

p**檔案是必需的;並檢視電氣連線是否正確(2)在allegro裡檢視是不是所有元件都建立了正確的封裝;(3)重新設定padpath和p**path的路徑。

12樓:一咩咩胤一

匯入網表時 inport logic→other,在這匯入試試

cadence中匯入網表時是不是有錯誤就不能把原件匯入啊

ALLEGRO如何避免匯入網表後器件佈局更改

零件序號都來變了的網源絡表,匯入allegro當然會改變布bai局,這沒有好辦法,要麼原du 理圖手工把序號zhi改回dao來,要麼在allegro中將原來的佈局做一個模板 mdd 匯入新的網路表後選擇相關元件,按照佈局模板擺放,比較快 希望能幫助到你,希望被採納 allegro pcb中匯入網表後...

Allegro PCB中匯入網路表怎麼把封裝屬性帶進去

建議用protel的dxp版本到處orcad的網表,然後再封裝名前面加!然後載入。處理封裝的那兩個路徑外,同時還要設定device路徑的,就是devpath路徑。祝你好運。setup user preference,彈出的對話方塊中選擇paths library,庫路徑需設定padpath para...

proteus81如何匯入網路表檔案到ares

8.1好像沒有兩個選項,但是你新建工程時建立原理圖和pcb的話,畫好原理圖後pcb裡邊就直接有元件了,不用再進行匯入 list proteus ares怎樣使用 如果做pcb的話,bai先在 isis中畫出原理du圖,zhi 地線可以暫不加。然後dao再在回tools裡面找到 list to are...